Nos axes de développement

Les activités de l'institut s'organisent selon quatre axes stratégiques. Vous pouvez consulter la liste des projets d'un axe à l'aide des boutons ci-dessous.

axe_acceleration_materielle_200px_dark

Accélération du traitement de l'information

systèmes-embarqués-à-basse-énergie

Systèmes embarqués à basse énergie

Accélération du traitement de l'information

Responsable d'axe: Yann Thoma

Nos compétences dans le domaine des circuits programmables (FPGA/CPLD) et des technologies d'interconnexion (bus et interfaces à haut débit) nous permettent de proposer des solutions innovantes pour le traitement des données à haute vitesse (accélérateur de calculs, traitement du signal, cryptographie, etc.).

Nos réalisations s'appuient sur une solide expérience des méthodologies de développement de systèmes numériques et de vérification (VHDL, SystemVerilog, outils EDA, Matlab Simulink).

  • Accélérateur de calculs;
  • Implémentation matérielle optimisée d'algorithmes spécialisés (cryptographie, traitement de signal, etc.);
  • Communication à très haut débit;
  • Co-design et optimisation de la gestion de flux de données;
  • Logiciel d'aide à la conception du matériel.


Projets en cours

Projets terminés

  • Math2Mat
    Traduction automatique de code Matlab en HDL synthétisable

  • DEFi10G
    Design d’une liaison Ethernet sur fibre optique 10Giga

  • FPGA2
    Framework for PCIe communication between GPU- and FPGA-based systems

  • CABCO
    Conception de l'Architecture d'un Banc de mesure CO-design

  • PERPLEXUS
    Scalable hardware platform

  • NextGenUSB3
    Next-Gen USB3.x Protocol Test & Analysis System

  • QCrypt
    Secure High-Speed Communication based on Quantum Key Distribution

  • ezPCI
    Conception, développement et validation d'une IP VHDL de l'interface PCI. Développement des drivers pour Windows et Linux. Développement d'une carte PCI avec une FPGA Actel.

  • TASYMO
    Technique de mesure dimensionnelle dans le domaine de la métrologie

  • PoSeNoGap
    Portable Scalable Concurrency for Genomic Data Processing

  • Romeo
    Real-Time Functional Cardiac Embedded Diagnostic System version 2

  • SOSoC
    System-on-Chip Optimization on embedded computing cores

  • EXM-HERCOS
    Embedded-X-Motion

  • XFV
    eXtremely Fast Vision

  • Morpheus
    Morpheus Guitar Sound Morphing System

  • DNoC
    Deterministic Network on Chip (DNoC) Based FPGA Design Environment for Xilinx Ultrascale Devices

  • TFA
    Transparent Live Code Offloading on FPGA

  • EASY-PHI
    Plate-forme d'instrumentation scientifique "open hardware"

  • CMF
    Cache Memory on FPGA for external DDR with Multiple Agents

  • PEHAGA
    Power-Efficient Hardware Acceleration of Genomic Algorithms